# Architecture des machines et des Systèmes informatiques

### **Alain Cazes**

Ancien maître de conférences en informatique au Conservatoire national des Arts et Métiers

# **Joëlle Delacroix**

Maître de conférences en informatique au Conservatoire national des Arts et Métiers

6e édition



### Illustration de couverture : Fotolia

Le pictogramme qui figure ci-contre mérite une explication. Son objet est d'alerter le lecteur sur la menace que représente pour l'avenir de l'écrit,

particulièrement dans le domaine de l'édition technique et universitaire, le développement massif du photocopillage.

Le Code de la propriété intellectuelle du 1<sup>er</sup> juillet 1992 interdit en effet expressément la photocopie à usage collectif sans autori-

sation des ayants droit. Or, cette pratique s'est généralisée dans les établissements d'enseignement supérieur, provoquant une baisse brutale des achats de livres et de revues, au point que la possibilité même pour



droit de copie (CFC, 20, rue des Grands-Augustins, 75006 Paris).



© Dunod, 2003, 2005, 2008, 2011, 2015, 2018

### 11 rue Paul Bert, 92240 Malakoff www.dunod.com

ISBN 978-2-10-077947-5

Le Code de la propriété intellectuelle n'autorisant, aux termes de l'article L. 122-5, 2° et 3° a), d'une part, que les « copies ou reproductions strictement réservées à l'usage privé du copiste et non destinées à une utilisation collective » et, d'autre part, que les analyses et les courtes citations dans un but d'exemple et d'illustration, « toute représentation ou reproduction intégrale ou partielle faite sans le consentement de l'auteur ou de ses ayants droit ou ayants cause est illicite » (art. L. 122-4).

Cette représentation ou reproduction, par quelque procédé que ce soit, constituerait donc une contrefaçon sanctionnée par les articles L. 335-2 et suivants du Code de la propriété intellectuelle.







# **Table des matières**

| СНА | APITRE 1 • STRUCTURE GÉNÉRALE ET FONCTIONNEMENT D'UN ORDINATEUR                                                                                                                             | -                    |  |
|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------|--|
| 1.1 | Introduction                                                                                                                                                                                |                      |  |
| 1.2 | Structure et fonctionnement d'un ordinateur 1.2.1 Structure générale d'un ordinateur 1.2.2 La mémoire centrale 1.2.3 Le bus de communication 1.2.4 Le processeur central ou microprocesseur | 3<br>2<br>8<br>10    |  |
| 1.3 | Fonctionnement : relation microprocesseur / mémoire centrale                                                                                                                                | 13                   |  |
| 1.4 | Un exemple 1.4.1 Le problème 1.4.2 L'ordinateur 1.4.3 Le langage machine                                                                                                                    | 1;<br>1;<br>1;<br>1; |  |
| 1.5 | Les unités d'échanges                                                                                                                                                                       |                      |  |
| 1.6 | Conclusion                                                                                                                                                                                  | 17                   |  |
|     | PARTIE 1 • PRODUCTION DE PROGRAMMES                                                                                                                                                         |                      |  |
| СНА | APITRE 2 • DU PROBLÈME AU PROGRAMME MACHINE                                                                                                                                                 | 23                   |  |
| 2.1 | Du problème au programme                                                                                                                                                                    | 23                   |  |
|     | <ul><li>2.1.1 Rappel du rôle d'un ordinateur</li><li>2.1.2 Problème, algorithme, programme et instructions</li></ul>                                                                        | 23                   |  |
| 2.2 | Les différents niveaux de langage de l'ordinateur                                                                                                                                           | 20                   |  |
|     | 2.2.1 Langage machine                                                                                                                                                                       | 2                    |  |















### VI

# Architecture des machines et des systèmes informatiques

|      | 2.2.2 Langage d'assemblage                                                                                       | 2                    |
|------|------------------------------------------------------------------------------------------------------------------|----------------------|
|      | 2.2.3 Langage de haut niveau ou évolué                                                                           | 2                    |
| 2.3  | Introduction à la chaîne de production de programm                                                               | nes 3                |
| 2.4  | Un exemple                                                                                                       | 3                    |
| 2.5  | Conclusion                                                                                                       | 3                    |
| CLIA | ADITES A LA GUARNE DE DECENION DE DECENION                                                                       | •                    |
|      | APITRE 3 • LA CHAÎNE DE PRODUCTION DE PROGRAMME                                                                  | <b>S</b> 3           |
| 3.1  |                                                                                                                  | 3                    |
|      | 3.1.1 Grammaire et structure d'un langage de h                                                                   |                      |
|      | <ul><li>3.1.2 Analyse lexicale</li><li>3.1.3 Analyse syntaxique</li></ul>                                        | 3 4                  |
|      | 3.1.4 Analyse sémantique                                                                                         | 4                    |
|      | 3.1.5 Génération du code final                                                                                   | 4                    |
| 3.2  | L'édition des liens                                                                                              | 4                    |
|      | 3.2.1 Rôle de l'éditeur de liens                                                                                 | 4                    |
|      | 3.2.2 Fonctionnement de l'éditeur de liens                                                                       | 4                    |
| 3.3  | <b>.</b>                                                                                                         | 6                    |
|      | 3.3.1 Rôle du chargeur                                                                                           | 6                    |
|      | 3.3.2 Chargement et édition des liens dynamiqu                                                                   |                      |
| 3.4  | - It - It                                                                                                        | 6                    |
|      | 3.4.1 La directive #include 3.4.2 La directive #define                                                           | 6                    |
|      | 3.4.3 La compilation conditionnelle                                                                              | 6                    |
|      | 3.4.4 Un exemple                                                                                                 | 6                    |
| 3.5  | L'utilitaire Make                                                                                                | 6                    |
|      | 3.5.1 Format du fichier Makefile                                                                                 | 6                    |
|      | 3.5.2 Fonctionnement de l'utilitaire Make                                                                        | 6                    |
| 3.6  | Compilateur, interpréteur et machine virtuelle                                                                   | 6                    |
| 3.7  | Conclusion                                                                                                       | 6                    |
| 3.8  | Qu'avez-vous retenu ?                                                                                            | 6                    |
| CLIA | ADITE 4 LELANGAGE MAGUNE ET LA BERRÉCENTATIO                                                                     | N DES INFORMATIONS   |
|      | APITRE 4 • LE LANGAGE MACHINE ET LA REPRÉSENTATIO                                                                | N DES INFORMATIONS 7 |
| 4.1  |                                                                                                                  | . 7                  |
|      | <ul><li>4.1.1 Numération binaire, octale et hexadécima</li><li>4.1.2 Représentation des nombres signés</li></ul> | lle 7<br>7           |
|      | 4.1.3 Représentation des nombres signes 4.1.3 Représentation des nombres flottants                               | 7                    |
|      | 4.1.4 Représentation des caractères                                                                              | 8                    |
| 4.2  | Les instructions machine                                                                                         | 8                    |

















| Iab  | ie des i                                 | matieres                                         | VI         |
|------|------------------------------------------|--------------------------------------------------|------------|
|      |                                          |                                                  |            |
|      | 4.2.1                                    | Les différents types d'instructions              | 85         |
|      | 4.2.2                                    | · -                                              | 86         |
|      | 4.2.3                                    | Un exemple                                       | 87         |
| 4.3  | Les instructions du langage d'assemblage |                                                  | 90         |
|      | 4.3.1                                    | Format d'une instruction du langage d'assemblage | 90         |
|      | 4.3.2                                    | Fonctionnement de l'assembleur                   | 92         |
| 4.4  | Exemp                                    | oles de programmes en langage d'assemblage       | 94         |
|      | 4.4.1                                    | Spécification d'un langage d'assemblage          | 94         |
|      | 4.4.2                                    |                                                  | 99         |
| 4.5  | Conclu                                   | usion                                            | 102        |
| 4.6  | Ou'av                                    | ez-vous retenu ?                                 | 102        |
|      | •                                        |                                                  |            |
| СНА  | PITRE 5 •                                | LES CIRCUITS LOGIQUES                            | 105        |
| 5.1  | Les cir                                  | cuits logiques                                   | 105        |
| •    |                                          | Définition                                       | 105        |
|      |                                          | Les circuits combinatoires                       | 106        |
|      |                                          | Les circuits séquentiels                         | 114        |
|      |                                          | Technologie des circuits logiques                | 116        |
| 5.2  | Le fut                                   | ur                                               | 122        |
| CIIA | DITDE 6 a                                | EXERCICES CORRIGÉS                               | 125        |
|      |                                          |                                                  | 125        |
| Prod |                                          | de programmes                                    | 125        |
|      | 6.1                                      | Compilation                                      | 125        |
|      | 6.2                                      | Édition des liens                                | 127        |
|      | 6.3                                      | Utilitaire Make                                  | 128        |
|      | 6.4<br>6.5                               | Compilation Préprocesseur                        | 128<br>129 |
| D    |                                          | •                                                |            |
| керг |                                          | ion des informations                             | 130        |
|      | 6.6                                      | Conversions                                      | 130        |
|      | 6.7                                      | Représentation des nombres signés                | 130        |
|      | 6.8<br>6.9                               | Représentation des nombres flottants             | 131<br>131 |
| Lana |                                          | Synthèse                                         |            |
| Lang | jage ma                                  |                                                  | 131        |
|      | 6.10                                     | Manipulation des modes d'adressage               | 131        |
|      | 6.11<br>6.12                             | Programme assembleur Manipulation de la pile     | 132<br>132 |
|      | 6.13                                     | Manipulation de la pile<br>Programme assembleur  | 132        |
|      | 6.14                                     | Programme assembleur                             | 133        |
|      | 6.15                                     | Langage d'assemblage                             | 134        |
|      | 0.13                                     | Dangage a assemblage                             | 134        |



© Dunod - Toute reproduction non autorisée est un délit.

SOLUTIONS





136







### PARTIE 2 • STRUCTURE DE L'ORDINATEUR

| СНА  | PITRE 7 •      | LA FONCTION D'EXÉCUTION                                              | 149        |
|------|----------------|----------------------------------------------------------------------|------------|
| 7.1  | Introd         | uction                                                               | 149        |
| 7.2  |                | ts externes                                                          | 152        |
|      |                | Le microprocesseur<br>Les bus                                        | 152<br>154 |
| 7.3  | Aspec          | ts internes                                                          | 150        |
|      | 7.3.1          | Exécution d'une instruction machine                                  | 15′        |
|      | 7.3.2          | Microcommandes et micro-instructions                                 | 16:        |
| 7.4  | Les int        | erruptions : modification du flux d'exécution d'un programme machine | 174        |
|      | 7.4.1          | Principe des interruptions                                           | 174        |
|      | 7.4.2          | Un exemple                                                           | 178        |
| 7.5  |                | oration des performances  Parallélisme des instructions              | 182        |
|      | 7.5.1<br>7.5.2 | Parallélisme des instructions Parallélisme des processeurs           | 183<br>183 |
| 7.6  | Conclu         |                                                                      | 189        |
| 7.7  |                | ez-vous retenu ?                                                     | 190        |
| , ., | Qu ur          | 22 7003 7000 70                                                      | 17.        |
| СНА  | PITRE 8 •      | LA FONCTION DE MÉMORISATION                                          | 193        |
| 8.1  | Génér          | alités                                                               | 193        |
| 8.2  | Mémo           | ires de travail                                                      | 190        |
|      |                | Les mémoires vives                                                   | 190        |
|      |                | Les mémoires mortes                                                  | 200        |
|      |                | Les registres                                                        | 200        |
| 8.3  |                | ires de stockage : le disque magnétique                              | 208        |
|      |                | Caractéristiques générales<br>Organisation générale                  | 208<br>208 |
|      |                | Le disque SSD ( <i>Solid-State Drive</i> )                           | 21         |
| 8.4  |                | pration des performances                                             | 21         |
|      |                | Les mémoires caches                                                  | 21         |
|      | 8.4.2          | Mémoire virtuelle                                                    | 222        |
| 8.5  | Compl          | éments : approches CISC/RISC                                         | 22:        |
|      | 8.5.1          | Les performances d'un processeur                                     | 220        |
|      | 8.5.2          | La traduction des programmes                                         | 22         |
|      | 8.5.3          | Approche CISC                                                        | 22′        |
|      | 8.5.4<br>8.5.5 | Approche RISC Pour conclure sur les RISC et les CISC                 | 225<br>225 |
|      | 0.5.5          | I our concluie our les Mise et les Clise                             | 22         |















| Tab   | Table des matières                                                                                                                                                                                               |                          |
|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
|       |                                                                                                                                                                                                                  |                          |
| 8.6   | Compléments : approches multicœurs                                                                                                                                                                               | 230                      |
| 8.7   | Conclusion                                                                                                                                                                                                       | 232                      |
| 8.8   | Qu'avez-vous retenu ?                                                                                                                                                                                            | 233                      |
| СНА   | APITRE 9 • LA FONCTION DE COMMUNICATION                                                                                                                                                                          | 235                      |
| 9.1   | Introduction                                                                                                                                                                                                     | 235                      |
| 9.2   | Les bus                                                                                                                                                                                                          | 240                      |
|       | <ul> <li>9.2.1 Les bus ISA (ou PC-AT), MCA et EISA</li> <li>9.2.2 Le bus PCI (Peripherical Component Interconnect)</li> <li>9.2.3 Le bus AGP (Accelerated Graphics Port)</li> <li>9.2.4 Deux exemples</li> </ul> | 241<br>242<br>246<br>247 |
| 9.3   | Les interfaces d'accès aux périphériques 9.3.1 Les unités d'échanges 9.3.2 Les bus d'extension                                                                                                                   | 248<br>249<br>262        |
| 9.4   | Les différents modèles de gestion des entrées-sorties 9.4.1 La liaison programmée 9.4.2 Entrées-sorties pilotées par les interruptions 9.4.3 Gestion des entrées-sorties asynchrones                             | 266<br>267<br>269<br>271 |
| 9.5   | Conclusion                                                                                                                                                                                                       | 274                      |
| СНА   | APITRE 10 • EXERCICES CORRIGÉS                                                                                                                                                                                   | 275                      |
| La fo | onction d'exécution  10.1 Révision  10.2 Microcommandes                                                                                                                                                          | 275<br>275<br>275        |
|       | 10.3 CISC/RISC                                                                                                                                                                                                   | 276                      |

La fonction de mémorisation

La fonction de communication

10.9 Questions de cours

10.12 Gestion des interruptions

Cache à correspondance directe

Cache à correspondance directe

Cache à correspondance directe

Calcul de la taille réelle d'un cache

10.11 Performances des opérations d'entrées-sorties

Cache associatif et remplacement de lignes

10.10 Entrées-sorties programmées et entrées-sorties par interruption

10.4

10.5

10.6

10.7

10.8

© Dunod - Toute reproduction non autorisée est un délit.









277

277

277

277

278

278

279

279

279

279

280



Χ







### Architecture des machines et des systèmes informatiques

| Synthèse  10.13 Exercice de synthèse n° 1  10.14 Exercice de synthèse n° 2                                                                  | 281<br>281<br>283 |
|---------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| 10.14 Exercice de synthèse n° 2  SOLUTIONS                                                                                                  | 285               |
|                                                                                                                                             | 263               |
| PARTIE 3 • LES SYSTÈMES D'EXPLOITATION                                                                                                      |                   |
| CHAPITRE 11 • INTRODUCTION AUX SYSTÈMES D'EXPLOITATION MULTIPROGRAMMÉ                                                                       | <b>ÉS</b> 299     |
| 11.1 Rôle et définition d'un système d'exploitation multiprogrammé                                                                          | 299               |
| 11.1.1 Un premier rôle : assurer le partage de la machine physique                                                                          | 301               |
| 11.1.2 Un second rôle : rendre conviviale la machine physique                                                                               | 301               |
| 11.1.3 Définition du système d'exploitation multiprogrammé                                                                                  | 302               |
| 11.2 Structure d'un système d'exploitation multiprogrammé                                                                                   | 303               |
| <ul><li>11.2.1 Composants d'un système d'exploitation</li><li>11.2.2 La norme POSIX pour les systèmes ouverts</li></ul>                     | 303<br>305        |
|                                                                                                                                             |                   |
| 11.3 Principaux types de systèmes d'exploitations multiprogrammés 11.3.1 Les systèmes à traitements par lots                                | 305<br>306        |
| 11.3.2 Les systèmes interactifs                                                                                                             | 308               |
| 11.3.3 Les systèmes temps réel                                                                                                              | 309               |
| 11.3.4 Les systèmes mobiles                                                                                                                 | 310               |
| 11.3.5 Virtualisation de systèmes                                                                                                           | 311               |
| 11.4 Notions de base                                                                                                                        | 311               |
| 11.4.1 Modes d'exécutions et commutations de contexte                                                                                       | 311               |
| 11.4.2 Gestion des interruptions matérielles et logicielles                                                                                 | 313               |
| 11.4.3 Langage de commande                                                                                                                  | 317               |
| 11.5 Génération et chargement d'un système d'exploitation                                                                                   | 320               |
| 11.5.1 Génération d'un système d'exploitation                                                                                               | 320               |
| 11.5.2 Chargement d'un système d'exploitation                                                                                               | 321               |
| 11.6 Conclusion                                                                                                                             | 321               |
| 11.7 Qu'avez-vous retenu ?                                                                                                                  | 322               |
| CHAPITRE 12 • GESTION DE L'EXÉCUTION DES PROGRAMMES : LE PROCESSUS                                                                          | 325               |
| 12.1 Notion de processus                                                                                                                    | 325               |
| 12.1.1 Définitions                                                                                                                          | 325               |
| 12.1.2 États d'un processus                                                                                                                 | 326               |
| 12.1.3 Bloc de contrôle du processus                                                                                                        | 327               |
| 12.1.4 Opérations sur les processus                                                                                                         | 328               |
| 12.1.5 Un exemple de processus : les processus Unix                                                                                         | 329               |
| <ul><li>12.1.6 Programmation de processus?: l'exemple de LINUX</li><li>12.1.7 Langage de commandes Processus : l'exemple de Linux</li></ul> | 332<br>337        |

















| Table des matières | XI |
|--------------------|----|

| 12.2 | Ordonnancement sur l'unité centrale                                                                     | 340        |
|------|---------------------------------------------------------------------------------------------------------|------------|
|      | 12.2.1 Ordonnancement préemptif et non préemptif                                                        | 340        |
|      | 12.2.2 Entités systèmes responsable de l'ordonnancement                                                 | 342        |
|      | 12.2.3 Politiques d'ordonnancement                                                                      | 342        |
|      | 12.2.4 Exemples                                                                                         | 347        |
| 12.3 | Synchronisation et communication entre processus                                                        | 349        |
|      | 12.3.1 L'exclusion mutuelle                                                                             | 351        |
|      | 12.3.2 Le schéma de l'allocation de ressources                                                          | 354        |
|      | <ul><li>12.3.3 Le schéma lecteurs-rédacteurs</li><li>12.3.4 Le schéma producteur-consommateur</li></ul> | 360<br>362 |
| 12 4 | Complément : notion de processus léger ou thread                                                        | 363        |
| 12.1 | 12.4.1 Notion de thread                                                                                 | 363        |
|      | 12.4.2 Exemple sous Linux                                                                               | 364        |
|      | 12.4.3 Exemple sous Windows                                                                             | 366        |
| 12.5 | Conclusion                                                                                              | 367        |
| 12.6 | Qu'avez-vous retenu ?                                                                                   | 368        |
|      |                                                                                                         |            |
| CHAI | PITRE 13 • GESTION DE LA MÉMOIRE CENTRALE                                                               | 371        |
| 13.1 | Mémoire physique et mémoire logique                                                                     | 371        |
| 13.2 | Allocation de la mémoire physique                                                                       | 373        |
|      | 13.2.1 Allocation contiguë de la mémoire physique                                                       | 373        |
|      | 13.2.2 Allocation non contiguë de la mémoire physique                                                   | 379        |
| 13.3 | Mémoire virtuelle                                                                                       | 392        |
|      | 13.3.1 Principe de la mémoire virtuelle                                                                 | 392        |
|      | 13.3.2 Le défaut de page                                                                                | 395        |
|      | 13.3.3 Le remplacement de pages                                                                         | 397        |
|      | 13.3.4 Performance<br>13.3.5 Exemples                                                                   | 400<br>401 |
|      | 13.3.6 Notion d'écroulement                                                                             | 404        |
| 13.4 | Swapping des processus                                                                                  | 405        |
|      | Conclusion                                                                                              | 406        |
|      | Qu'avez-vous retenu ?                                                                                   | 407        |
|      |                                                                                                         |            |
| CHAI | PITRE 14 • SYSTÈME DE GESTION DE FICHIERS                                                               | 409        |
| 14.1 | Le fichier logique                                                                                      | 409        |
|      | 14.1.1 Définition                                                                                       | 409        |
|      | 14.1.2 Les modes d'accès                                                                                | 410        |
|      | 14.1.3 Exemples                                                                                         | 412        |
| 14.2 | Le fichier physique                                                                                     | 415        |







© Dunod – Toute reproduction non autorisée est un délit.











### Architecture des machines et des systèmes informatiques

|      | <ul><li>14.2.1 Structure du disque dur</li><li>14.2.2 Méthodes d'allocation de la mémoire secondaire</li></ul> | 415<br>416 |
|------|----------------------------------------------------------------------------------------------------------------|------------|
| 112  |                                                                                                                |            |
| 14.3 | Correspondance fichier logique-fichier physique                                                                | 427        |
|      | <ul><li>14.3.1 Notion de répertoire</li><li>14.3.2 Réalisation des opérations</li></ul>                        | 427<br>435 |
| 14 4 | Protection                                                                                                     | 443        |
|      | 14.4.1 Protection contre les accès inappropriés                                                                | 444        |
|      | 14.4.2 Protection contre les dégâts physiques                                                                  | 446        |
| 14.5 | Conclusion                                                                                                     | 451        |
| 14.6 | Qu'avez-vous retenu ?                                                                                          | 453        |
| CHAF | PITRE 15 • INTRODUCTION AUX RÉSEAUX                                                                            | 455        |
| 15.1 | Définition                                                                                                     | 455        |
| 15.2 | Les réseaux filaires                                                                                           | 457        |
|      | 15.2.1 Architecture des réseaux filaires                                                                       | 457        |
|      | 15.2.2 Circulation des informations                                                                            | 465        |
|      | 15.2.3 Exemple de réseau filaire                                                                               | 468        |
| 15.3 | Les réseaux sans fil                                                                                           | 471        |
|      | 15.3.1 Architecture des réseaux sans fil                                                                       | 472        |
|      | 15.3.2 Circulation des informations                                                                            | 474        |
|      | 15.3.3 Exemples de réseaux sans fil                                                                            | 479        |
| 15.4 | L'interconnexion de réseaux : Internet                                                                         | 481        |
|      | 15.4.1 Architecture de l'Internet<br>15.4.2 Circulation de l'information                                       | 481<br>482 |
| 166  | Conclusion                                                                                                     |            |
|      |                                                                                                                | 485        |
| 15.6 | Qu'avez-vous retenu ?                                                                                          | 485        |
| CHAF | PITRE 16 • INTRODUCTION À LA SÉCURITÉ DES SYSTÈMES INFORMATIQUES                                               | 487        |
| 16.1 | Authentification                                                                                               | 488        |
| 16.2 | Intrusions et logiciels malveillants                                                                           | 489        |
|      | 16.2.1 Les logiciels malveillants                                                                              | 489        |
|      | 16.2.2 Dispositifs de protection                                                                               | 490        |
| 16.3 | Disponibilité et pérennité                                                                                     | 494        |
| 16.4 | Conclusion                                                                                                     | 496        |
| 16.5 | Qu'avez-vous retenu ?                                                                                          | 498        |
| CHAF | PITRE 17 • EXERCICES CORRIGÉS                                                                                  | 501        |
| Ordo | onnancement de processus                                                                                       | 501        |

















| Table des matières | XIII |
|--------------------|------|

| 17.1          | Algorithmes d'ordonnancement                           | 501 |
|---------------|--------------------------------------------------------|-----|
| 17.2          | Ordonnancement par priorité préemptif et non préemptif | 501 |
| 17.3          | Chronogramme d'exécutions                              | 502 |
| 17.4          | Ordonnancement sous Unix                               | 502 |
| 17.5          | Ordonnancement sous Linux                              | 503 |
| Synchronisat  | ion de processus                                       | 504 |
| 17.6          | Producteur(s)-Consommateurs(s)                         | 504 |
| 17.7          | Allocations de ressources et interblocage              | 505 |
| 17.8          | Allocation de ressources et états des processus        | 506 |
| 17.9          | Allocation de ressources                               | 506 |
|               | Interblocage                                           | 507 |
|               | Exclusion mutuelle                                     | 507 |
| 17.12         | Processus léger                                        | 508 |
| Gestion de la | a mémoire centrale                                     | 509 |
| 17.13         | Gestion de la mémoire par partitions variables         | 509 |
|               | Remplacement de pages                                  | 509 |
|               | Mémoire paginée et segmentée                           | 509 |
|               | Mémoire virtuelle et ordonnancement de processus       | 510 |
| 17.17         | Pagination à la demande                                | 511 |
| Système de g  | gestion de fichiers                                    | 512 |
| 17.18         | Modes d'accès                                          | 512 |
| 17.19         | Organisation de fichiers                               | 512 |
| 17.20         | Noms de fichiers et droits d'accès                     | 512 |
| 17.21         | Algorithmes de services des requêtes disque            | 513 |
|               | Fichiers Unix                                          | 513 |
|               | Système de gestion de fichiers FAT                     | 513 |
|               | Système de gestion Unix                                | 514 |
|               | Allocation par zones                                   | 514 |
| 17.26         | Synthèse                                               | 515 |
| SOLUTIONS     |                                                        | 517 |

INDEX 539



















# Structure générale et fonctionnement d'un ordinateur

Dans cette partie introductive nous rappelons quelques éléments fondamentaux concernant la programmation et l'algorithmique afin de présenter le vocabulaire utilisé. Il ne s'agit en aucune manière de se substituer à un cours d'algorithmique mais uniquement de replacer du vocabulaire du point de vue de la structure générale d'un ordinateur, l'objectif étant de mettre en évidence les différentes phases qui interviennent dans la résolution d'un problème avec un ordinateur. Après cette partie introductive nous présentons les principaux modules constituant l'architecture d'un ordinateur type. Nous faisons un tour d'horizon des fonctionnalités de chacun de ces modules et de leurs relations fonctionnelles. Il s'agit ici uniquement de présenter de manière globale le fonctionnement de l'ordinateur.

### 1.1 INTRODUCTION

Le rôle de l'informatique est de résoudre des problèmes à l'aide d'un ordinateur. Un problème s'exprime sous la forme d'un énoncé qui spécifie les fonctions que l'on souhaite réaliser. Par exemple définir toutes les fonctions d'un traitement de texte. Pour résoudre un problème les informaticiens utilisent la notion d'algorithme.

Pour illustrer cette notion, prenons l'exemple du problème suivant : confectionner une omelette avec 6 œufs.











Trouver une solution à ce problème repose sur l'existence d'un *processeur* sachant exécuter une *instruction* (*confectionner*). En général un adulte saura exécuter l'instruction confectionner, c'est-à-dire connaîtra le sens du mot, et sera capable de faire toutes les actions nécessaires permettant de résoudre le problème. On dira alors que l'adulte est un *bon processeur* au sens où il saura *exécuter* l'instruction *confectionner* portant sur la *donnée* œufs. Par contre un enfant pourra ne pas connaître le mot confectionner : il ne saura pas faire les opérations nécessaires et ne pourra donc pas résoudre le problème posé (faire une omelette). L'enfant connaît d'autres instructions, sait exécuter d'autres actions que confectionner, et pour qu'il puisse résoudre le problème il faudra l'exprimer autrement, sur la base des actions, *instructions*, qu'il est *capable* d'exécuter. Pour que l'enfant puisse résoudre le problème on pourra l'exprimer sous la forme d'une séquence d'instructions appartenant au *langage* de l'enfant. Par exemple on pourra exprimer le problème, la solution, sous la forme de la séquence des instructions suivantes :

- 1. casser 6 œufs dans un bol;
- 2. battre les œufs avec un fouet;
- 3. saler, poivrer;
- 4. placer la poêle sur le gaz;
- 5. *allumer* le *gaz*;
- 6. cuisiner les œufs;
- 7. éteindre le gaz.

Dans cet exemple, le processeur enfant sait exécuter des instructions (casser, battre, saler, poivrer, allumer, cuisiner...). De plus il connaît les objets à manipuler (œufs, gaz, poêle...). On dit alors que le processeur enfant est un bon processeur pour exécuter l'algorithme représenté par la séquence précédente puisque l'enfant est capable d'exécuter cette séquence d'instructions. Cette séquence d'instructions exécutables par le processeur enfant est une solution du problème posé pour ce processeur.

Un algorithme peut donc se définir comme une séquence d'instructions exécutables par un processeur déterminé. Cette séquence d'instructions, cet algorithme, est une solution au problème posé.

De ce petit exemple nous pouvons tirer quelques conclusions :

- un algorithme est une solution à un problème posé;
- un algorithme est une séquence d'instructions exécutables par un processeur;
- un algorithme est un programme exécutable par un processeur déterminé;
- un algorithme n'a de sens que pour un processeur déterminé.

Les instructions expriment les actions que peut exécuter un processeur, elles sont codées à partir d'un alphabet (dans notre cas l'alphabet habituel). Les instructions manipulent des données (œufs, sel, poivre, gaz, poêle...). Un processeur (ou machine virtuelle) est une entité capable d'exécuter des instructions portant sur des données. L'ensemble des instructions que le processeur (la machine virtuelle) peut manipuler, constitue son langage de programmation. Ainsi le langage de programmation du processeur définit complètement ce processeur. Il y a équivalence totale entre la









En résumé résoudre un problème avec une machine virtuelle consiste à construire une séquence d'instructions pour cette machine (à partir de son langage de programmation) telle que l'exécution de cette séquence soit une solution à ce problème. En informatique la machine cible, celle avec laquelle nous devons résoudre les problèmes, est l'ordinateur. Nous devons donc connaître les caractéristiques de cette machine, tout particulièrement son langage de programmation (les instructions qu'elle est capable d'exécuter), l'alphabet permettant de coder les instructions ainsi que les données et les outils permettant d'exécuter ces instructions.

Les instructions d'un ordinateur sont *les instructions machines*, elles constituent le langage de programmation de l'ordinateur : *le langage machine*. Résoudre un problème avec un ordinateur consiste donc à exprimer ce problème sous la forme d'une séquence d'instructions machines que nous devrons soumettre aux outils permettant l'exécution de cette séquence. Cette séquence d'instructions machine exécutables par l'ordinateur s'appelle *le programme machine*.

### 1.2 STRUCTURE ET FONCTIONNEMENT D'UN ORDINATEUR

Après ce bref rappel sur la manière algorithmique de résoudre un problème nous allons nous intéresser à la résolution d'un problème avec comme machine cible un ordinateur. Pour cela nous donnons tout d'abord une présentation de la structure matérielle d'un ordinateur, de son fonctionnement, pour ainsi en déduire comment on peut à l'aide d'un ordinateur, résoudre un problème. L'ordinateur cible nous servant de support descriptif est un ordinateur de type Von Neumann qui caractérise bien la quasi-totalité des ordinateurs actuels. Il est composé des éléments suivants :

- une *mémoire centrale* pour le stockage des informations (programme et données);
- un microprocesseur ou processeur central pour le traitement des informations logées dans la mémoire centrale;
- des unités de contrôle des périphériques et des périphériques;
- un bus de communication entre ces différents modules.

### 1.2.1 Structure générale d'un ordinateur

La figure 1.1 présente l'organisation générale d'un ordinateur. On y trouve deux parties principales :

 le processeur comprenant les modules mémoire centrale, processeur central (microprocesseur), les unités d'échange et le bus de communication entre ces différents modules;





- les périphériques avec lesquels dialogue le processeur au travers des unités d'échange (ou contrôleurs). On distingue en général :
  - les périphériques d'entrée tels que le clavier ou la souris;
  - les périphériques de sortie tels que les imprimantes et les écrans de visualisation;
  - les périphériques d'entrée et de sortie tels que les disques magnétiques ou les modems pour accéder aux réseaux de communication.



Figure 1.1 Structure matérielle générale.

Globalement le processeur permet l'exécution d'un programme. Chaque processeur dispose d'un langage de programmation (les instructions machine) spécifique. Ainsi résoudre un problème avec un processeur consiste à exprimer ce problème comme une suite de ses instructions machine. La solution à un problème est donc spécifique de chaque processeur. Le programme machine et les données qui sont manipulées par les instructions machine sont placés dans la mémoire centrale.

Examinons à présent plus en détail la composition et les fonctions de chacun des modules composant le processeur.

### 1.2.2 La mémoire centrale

La mémoire centrale assure la fonction de stockage de l'information qui peut être manipulée par le microprocesseur (processeur central), c'est-à-dire le programme machine accompagné de ses données. En effet, le microprocesseur n'est capable d'exécuter une instruction que si elle est placée dans la mémoire centrale.













Cette mémoire est constituée de circuits élémentaires nommés bits (binary digit). Il s'agit de circuits électroniques qui présentent deux états stables codés sous la forme d'un 0 ou d'un 1. De par sa structure la mémoire centrale permet donc de coder les informations sur la base d'un alphabet binaire et toute information stockée en mémoire centrale est représentée sous la forme d'une suite de digits binaires. La figure 1.2 présente l'organisation générale d'une mémoire centrale.



Figure 1.2 La mémoire centrale.

Pour stocker l'information la mémoire est découpée en cellules mémoires : les mots mémoires. Chaque mot est constitué par un certain nombre de bits qui définissent sa taille. On peut ainsi trouver des mots de 1 bit, 4 bits (quartet) ou encore 8 bits (octet ou byte), 16 bits voire 32 ou 64 bits. Chaque mot est repéré dans la mémoire par une adresse, un numéro qui identifie le mot mémoire. Ainsi un mot est un contenant accessible par son adresse et la suite de digits binaires composant le mot représente le contenu ou valeur de l'information.

La mémoire centrale est un module de stockage de l'information dont la valeur est codée sur des mots. L'information est accessible par mot. La capacité de stockage de la mémoire est définie comme étant le nombre de mots constituant celle-ci. Dans l'exemple de la figure 1.2, notre mémoire a une capacité de 8 mots de 16 bits chacun. On exprime également cette capacité en nombre d'octets ou de bits. Notre mémoire a donc une capacité de 16 octets ou de 128 bits. L'information que l'on trouve en mémoire centrale est donc codée sur un alphabet binaire. La figure 1.3 rappelle le nombre de combinaisons que l'on peut réaliser à partir d'une suite d'éléments binaires. Coder l'information en mémoire centrale c'est donc associer à chaque suite de bits un sens particulier.





2<sup>n</sup>

2

4

8 16

32 64 128

256

512 1024

2

3

5

8

9

| Bit | 0 1            | Alphabet binaire                |                                 |                                 |   |
|-----|----------------|---------------------------------|---------------------------------|---------------------------------|---|
| X   | 2 combinaisons |                                 | 0                               | 1                               | ١ |
| XX  | 4 combinaisons |                                 | 0<br>0<br>1<br>1                | 0<br>1<br>0<br>1                | _ |
| XXX | 8 combinaisons | 0<br>0<br>0<br>0<br>1<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0<br>1 | 0<br>1<br>0<br>1<br>0<br>1<br>0 | _ |

n bits donnent 2<sup>n</sup> combinaisons différentes

Figure 1.3 Codage binaire.

Codage de l'information

La figure 1.4 présente succinctement les différentes informations que l'on trouve dans la mémoire centrale : instructions machines et données manipulées par les instructions.



Figure 1.4 Les différentes informations présentes en mémoire centrale.







Les instructions et les données sont codées sur des mots mémoires : elles peuvent occuper un ou plusieurs mots mémoires selon la nature de l'ordinateur. Les instructions machines sont propres à chaque microprocesseur mais sont toujours construites de la même manière : un code opération qui définit l'opération à exécuter, le champ opérande qui définit la ou les données sur lesquelles portent l'opération :

- le code opération est codé sur un nombre de digits binaires qui caractérise un microprocesseur. Ce nombre de bits définit en fait le nombre d'opérations possibles avec cet ordinateur : un code opération sur 3 bits admet 8 combinaisons permettant la définition de 8 opérations différentes (instructions machine) possibles, sur 4 bits 16 instructions possibles etc. La taille du code opération est donc un facteur déterminant qui caractérise complètement le nombre d'instructions qu'est capable d'exécuter un processeur;
- le champ opérande est une suite de bits qui permet de caractériser l'adresse de la ou des donnée(s) que manipule(nt) l'instruction machine définie par le code opération. Il existe plusieurs types d'instructions machines qui peuvent manipuler une ou plusieurs données selon la « puissance » du langage machine du microprocesseur utilisé. Il existe également plusieurs manières de définir, à partir du champ opérande, l'adresse d'une donnée : cela repose sur le mécanisme d'adressage d'un microprocesseur qui définit les différentes manières de calculer une adresse de données. On parle également de modes d'adressages du microprocesseur.

Les données sont les objets que manipulent les instructions, elles sont codées sur un ou plusieurs mots machines et sont donc adressables (repérables) dans la mémoire centrale. L'adresse de la donnée est déterminée par le type d'adressage utilisé par l'instruction machine. Le codage d'une donnée en mémoire dépend de son type : la figure 1.4 donne les différents types de données que manipulent les instructions machines. Pour chaque type il existe des règles de codage. Par exemple pour coder les caractères alphanumériques on utilise un dictionnaire (table ASCII, table EBCDIC, codage Unicode) tandis que pour coder un nombre entier non signé on utilise une règle traditionnelle de codage d'un nombre sur un alphabet binaire.

Dans l'exemple de la figure 1.5, on suppose un nombre codé sur un octet (8 bits) dont la position de chaque bit est numérotée de 0 à 7, en partant du bit de poids



Figure 1.5 Un exemple de codage de l'information.





faible. La valeur de l'entier est alors la somme des produits de chaque bit par le nombre de symboles possibles dans la base d'expression du nombre (ici 2) élevé à la puissance du rang du bit. Cette règle est générale et permet de déterminer la valeur d'un entier codé sur n'importe quel alphabet. Dans le cas d'un alphabet binaire la valeur maximale que peut prendre un entier codé sur p bits est  $2^p$ . Les principales normes de codages existantes à l'heure actuelle ainsi que la structure des instructions machine et les modes d'adressages courants sont détaillés au chapitre 4.

La mémoire centrale a pour objet le stockage des instructions et des données que peut manipuler le microprocesseur. Les opérations possibles sur la mémoire sont la lecture (acquisition par le microprocesseur) d'un mot et l'écriture (le microprocesseur place un nouveau contenu) dans un mot mémoire. Une opération de lecture d'un mot consiste à définir l'adresse du mot et à déclencher une commande de lecture qui amène le contenu du mot de la mémoire vers le microprocesseur. Une opération d'écriture consiste à définir l'adresse du mot dont on veut changer le contenu puis à déclencher une opération d'écriture qui transfère l'information du processeur vers le mot mémoire dont l'adresse est spécifiée.

Enfin d'autres éléments importants complètent la caractérisation d'une mémoire centrale :

- le temps d'accès à la mémoire qui mesure le temps nécessaire pour obtenir une information logée en mémoire;
- les technologies qui président à la construction de ces mémoires;
- le coût de réalisation de ces mémoires.

Nous reviendrons en détail sur l'ensemble de ces points dans le chapitre sur la mémorisation (chapitre 8).

### 1.2.3 Le bus de communication

Le bus de communication peut se représenter comme une nappe de fils transportant des signaux et permettant l'échange des informations entre les différents modules du processeur. Chaque fil transporte ou non un signal : il est présent ou absent. On représente par 1 un signal présent et par 0 un signal absent. Le nombre de fils du bus détermine sa largeur et définit ainsi le nombre d'informations différentes que peut véhiculer le bus. Ainsi un bus de 3 fils permet une combinaison de 8 signaux différents et donc représente 8 informations possibles différentes.

Le bus est construit comme un ensemble de trois bus :

- le bus d'adresses transporte des combinaisons de signaux qui sont interprétées comme des nombres entiers représentant l'adresse d'un mot mémoire. Par exemple, figure 1.6, le bus d'adresses a une largeur de 3 fils et est donc capable de coder des adresses allant de 0 à 7. Pour adresser un mot mémoire on fait appel à un circuit de sélection (décodeur) qui en entrée reçoit n signaux (3 dans notre exemple) et fournit 2<sup>n</sup> signaux de sortie (8 dans notre exemple). Parmi les signaux de sortie un seul est positionné à 1 tous les autres valant 0. Dans notre exemple, les sorties sont numérotées de 0 à 7 et de haut en bas. Ainsi si la valeur d'entrée est 000, seule la









sortie 0 vaut 1 et toutes les autres valent 0. Pour adresser le mot mémoire 2 le microprocesseur place sur le bus d'adresses la chaîne 010 (qui a pour valeur 2 en base 10), la sortie 1 du décodeur vaut alors 1 et les autres valent 0. Ce circuit permet donc de sélectionner un mot mémoire dans la mémoire centrale. La largeur du bus d'adresses définit la capacité d'adressage du microprocesseur et il ne faut pas confondre capacité d'adressage et taille physique de la mémoire;



Figure 1.6 Bus de communication.

- le bus de données permet l'échange des informations (les contenus) entre les différents modules. Dans notre exemple le bus de données a une largeur de 16 fils et donc la taille des mots mémoires auxquels on peut accéder ou dont on peut modifier le contenu est de 16 bits;
- le bus de commandes : c'est par ce bus que le microprocesseur indique la nature des opérations qu'il veut effectuer. Dans notre exemple il a une largeur d'un fil et donc le microprocesseur ne peut passer que deux commandes (la lecture et l'écriture).

La figure 1.7 résume les différents points abordés concernant la mémoire et les bus permettant la communication avec la mémoire. Sur cette figure 1.7, le bus





Dunod - Toute reproduction non autorisée est un délit.



bus de commandes permet de déterminer le type d'opération (lecture ou écriture) que l'on souhaite réaliser. Bus d'adresses m bits Fonctions: stockage programme Adresse et données Mémoire Unités de stockage : Bit, Octet, Mot. Mots Lecture 2m mots de p bits Adressage: Mot

d'adresses a une largeur de m bits, le bus de données une largeur de p bits ce qui détermine la capacité de stockage en bits de cette mémoire, soit 2<sup>m</sup> mots de p bits. Le



Figure 1.7 Bus de communication et mémoire centrale.

### 1.2.4 Le processeur central ou microprocesseur

Le microprocesseur (unité centrale) a pour objet d'exécuter les instructions machines placées en mémoire centrale. La figure 1.8 présente son architecture générale.



Figure 1.8 Le microprocesseur.







### Les registres

Ce sont des zones de mémorisation de l'information internes au microprocesseur. Ils sont de faible capacité et de temps d'accès très faible. Leur nombre et leur taille sont variables en fonction du type de microprocesseur. Ils peuvent être de type adresse (ils contiennent alors une adresse de mot mémoire) ou données (ils contiennent alors le contenu d'un mot mémoire). Ils peuvent être spécifiques et avoir une fonction très précise (par exemple le registre pointeur de pile) ou généraux et servir essentiellement aux calculs intermédiaires, par exemple, de l'unité arithmétique et logique.

### L'unité arithmétique et logique (UAL)

Ce module est chargé de l'exécution de tous les calculs que peut réaliser le microprocesseur. Cette unité est constituée de l'ensemble des circuits arithmétiques et logiques permettant au processeur d'effectuer les opérations élémentaires nécessaires à l'exécution des instructions machine. Elle inclut donc les circuits d'addition, de soustraction, de multiplication, de comparaison, etc. Dans ce module se trouvent également des registres dont l'objet est de contenir les données sur lesquelles vont porter les opérations à effectuer. Dans notre exemple, l'UAL possède deux registres d'entrée (E1 et E2) et un registre de sortie (S).

Pour faire une addition:

- la première donnée est placée dans E1 via le bus interne de données;
- la seconde donnée est placée dans E2 via le bus interne de données;
- la commande d'addition est délivrée au circuit d'addition via le bus interne de commandes;
- le résultat est placé dans le registre S.

Sur notre machine on note également un registre particulier, le PSW (*Program Status Word*), qui joue un rôle fondamental de contrôle de l'exécution d'un programme et qui à tout instant donne des informations importantes sur l'état de notre microprocesseur. Par exemple puisque nous travaillons sur des mots de longueur finie la valeur d'un entier codé sur un mot ne peut dépasser la valeur maximale représentable sur ce mot. Lorsque nous faisons l'addition de deux entiers le résultat peut avoir une valeur qui n'est pas représentable sur un mot mémoire : il y a alors *dépassement de capacité*. Ce dépassement de capacité doit être signalé et noté pour ne pas perturber le fonctionnement de l'ordinateur. Ce type d'information est stocké dans le PSW.

### L'unité de commande

Elle exécute les instructions machines et pour cela utilise les registres et l'UAL du microprocesseur. On y trouve deux registres pour la manipulation des instructions (le compteur ordinal CO, le registre d'instruction RI), le décodeur, le séquenceur et deux registres (le registre d'adresses RAD et le registre de données RDO) permettant







### ➤ Le compteur ordinal CO

C'est un registre d'adresses. À chaque instant il contient l'adresse de la prochaine instruction à exécuter. Lors de l'exécution d'une instruction il est prévu, au cours de cette exécution, la modification du contenu du CO. Ainsi en fin d'exécution de l'instruction courante le compteur ordinal pointe sur la prochaine instruction à exécuter et le programme machine peut continuer à se dérouler.

### ➤ Le registre d'instruction RI

C'est un registre de données. Il contient l'instruction à exécuter.

### ➤ Le décodeur

Il s'agit d'un ensemble de circuits dont la fonction est d'identifier l'instruction à exécuter qui se trouve dans le registre RI, puis d'indiquer au séquenceur la nature de cette instruction afin que ce dernier puisse déterminer la séquence des actions à réaliser.

### ➤ Le séguenceur

Il s'agit d'un ensemble de circuits permettant l'exécution effective de l'instruction placée dans le registre RI. Le séquenceur exécute, rythmé par l'horloge du microprocesseur, une séquence de *microcommandes* (*micro-instructions*) réalisant le travail associé à cette instruction machine. Pour son fonctionnement le séquenceur utilise les registres et l'UAL. Ainsi l'exécution effective d'une instruction machine se traduit par l'exécution d'une séquence de micro-instructions exécutables par les circuits de base du microprocesseur. Nous reviendrons plus en détail sur cet aspect des choses dans le chapitre 7, consacré à l'exécution des instructions machines.

### Le registre RAD

C'est un registre d'adresses. Il est connecté au bus d'adresses et permet la sélection d'un mot mémoire via le circuit de sélection. L'adresse contenue dans le registre RAD est placée sur le bus d'adresses et devient la valeur d'entrée du circuit de sélection de la mémoire centrale qui va à partir de cette entrée sélectionner le mot mémoire correspondant.

### ➤ Le registre RDO

C'est un registre de données. Il permet l'échange d'informations (contenu d'un mot mémoire) entre la mémoire centrale et le processeur (registre).

Ainsi lorsque le processeur doit exécuter une instruction il :

- place le contenu du registre CO dans le registre RAD via le bus d'adresses et le circuit de sélection;
- déclenche une commande de lecture mémoire via le bus de commandes;
- reçoit dans le registre de données RDO, via le bus de données, l'instruction;











- place le contenu du registre de données RDO dans le registre instruction RI via le bus interne du microprocesseur.

Pour lire une donnée le processeur :

- place l'adresse de la donnée dans le registre d'adresses RAD;
- déclenche une commande de lecture mémoire;
- reçoit la donnée dans le registre de données RDO;
- place le contenu de RDO dans un des registres du microprocesseur (registres généraux ou registres d'entrée de l'UAL).

On dit que pour transférer une information d'un module à l'autre le microprocesseur établit un chemin de données permettant l'échange d'informations. Par exemple pour acquérir une instruction depuis la mémoire centrale, le chemin de données est du type: CO, RAD, commande de lecture puis RDO, RI.

### 1.3 **FONCTIONNEMENT: RELATION** MICROPROCESSEUR / MÉMOIRE CENTRALE

L'objet de cette partie est de présenter succinctement comment s'exécute un programme machine sur le matériel que nous venons de définir. Pour être exécutable une instruction doit nécessairement être présente en mémoire centrale. La mémoire centrale contient donc des instructions et des données. De plus toutes les informations en mémoire sont codées sur un alphabet binaire. Les informations sont alors, quelle que soit leur nature, des suites de 0 et de 1. Il faut donc pouvoir différencier instructions et données afin que le registre instruction RI contienne bien des instructions et non des données (et réciproquement). Dans le cas contraire le décodeur ne pourrait interpréter la nature du travail à faire (RI ne contenant pas une instruction mais une



Figure 1.9 Exécution d'une instruction.



O Dunod – Toute reproduction non autorisée est un délit.



donnée). En général lors du placement du programme machine et des données dans la mémoire centrale les instructions et les données sont séparées et occupent des espaces mémoires différents (voir figure 1.9). À la fin du chargement du programme machine et des données en mémoire le compteur ordinal CO reçoit l'adresse de la première instruction du programme à exécuter.

L'exécution peut alors commencer. Le principe général d'exécution est illustré dans la figure 1.9.

Les différentes phases de l'exécution d'une instruction sont les suivantes :

- 1. le contenu du compteur ordinal CO est placé dans le registre d'adresses RAD : il y a sélection de l'instruction à exécuter;
- 2. une commande de lecture de la mémoire centrale est déclenchée via le bus de commandes;
- 3. l'instruction est transférée de la mémoire centrale vers le registre instruction RI via le bus de données et le registre de données RDO;
- 4. le décodeur analyse l'instruction placée dans le registre instruction RI, reconnaît cette instruction et indique au séquenceur la nature de l'instruction;
- 5. le séquenceur déclenche au rythme de l'horloge la séquence de micro-instructions nécessaires à la réalisation de l'instruction.

On peut résumer les étapes de l'exécution d'une instruction (chargement/décodage/exécution) par l'algorithme suivant :

```
début
charger l'instruction à exécuter depuis la mémoire dans le registre

→ instruction;
modifier le compteur ordinal pour qu'il pointe sur la prochaine

→ instruction à exécuter;
décoder l'instruction qui vient d'être chargée dans le registre

→ d'instruction;
charger les données éventuelles dans les registres;
exécuter la séquence des micro-instructions permettant la réalisation

→ de l'instruction;
fin
```

Les opérations charger/modifier réalisent le chargement de l'instruction dans le registre d'instruction RI. Cette phase est la *phase dite de FETCH*.

Enfin, l'exécution d'un programme machine peut être décrite par l'algorithme suivant :

```
début
exécuter la première instruction du programme
tant que ce n'est pas la dernière instruction
faire
        exécuter l'instruction;
fin faire
fin
```









Pour résumer ce que nous venons d'étudier, nous allons prendre un exemple de problème à résoudre avec un ordinateur. Nous définissons tout d'abord le problème et l'ordinateur cible c'est-à-dire son langage de programmation (langage machine). Puis nous construisons le programme machine exécutable par cet ordinateur. Enfin nous plaçons ce programme en mémoire centrale. Il peut alors être exécuté par le microprocesseur.

### 1.4.1 Le problème

Notre problème consiste à réaliser l'addition de X qui vaut 4 avec Y qui vaut 1 et à placer le résultat dans Z. Nous souhaitons donc, à l'aide de notre ordinateur, réaliser l'opération : Z = X + Y avec X = 4 et Y = 1.

### 1.4.2 L'ordinateur

Cet ordinateur a la structure générale définie dans la figure 1.11. Les mots de la mémoire sont des octets (8 bits), tous les registres du microprocesseur ont une largeur de 8 bits, les instructions et les données entières sont codées sur un mot mémoire. Données : X est codé : 00000100<sub>2</sub>; Y est codé : 00000001<sub>2</sub>.

### 1.4.3 Le langage machine

Le code opération est codé sur 4 bits, le champ opérande sur 4 bits. Le champ opérande ne référence qu'une donnée. Ainsi pour faire l'addition de deux nombres un tel langage suppose que la première donnée est spécifiée dans l'instruction et la seconde occupe une adresse implicite. Dans de nombreuses machines cette adresse implicite est un registre appelé *registre Accumulateur* (noté A). L'addition porte alors sur la donnée spécifiée dans l'instruction et le contenu de A, le résultat étant placé dans A.



**Figure 1.10** Le langage de la machine.









Les instructions du langage sont définies dans la figure 1.10. La figure 1.11 résume les différentes phases amenant à l'exécution du programme machine solution de notre problème sur cette machine :

- les données ont été chargées aux adresses 0100 (pour X), 0101 (pour Y), le résultat à l'adresse 0110 (pour Z);
- le programme machine est chargé à l'adresse 0111;
- le compteur ordinal est chargé avec l'adresse 0111.

À titre d'exercice vérifiez que l'exécution du programme machine résout bien notre problème.



Figure 1.11 Le programme solution.

# 1.5 LES UNITÉS D'ÉCHANGES

Les *unités d'échanges* permettent la communication entre les modules du processeur et les périphériques. Cette fonction de communication est complexe et nous la détaillons dans le chapitre 9.

Une unité d'échange a une double nature :

 elle est en communication, via le bus interne du processeur, avec la mémoire centrale et le microprocesseur. Des instructions machines spécifiques permettent





1.6 • Conclusion 17

les échanges entre mémoire centrale et unité d'échange. On trouve des instructions d'écriture permettant au microprocesseur de placer des informations dans l'unité d'échange et des instructions de lecture permettant au microprocesseur d'acquérir des informations à partir des unités d'échanges. De plus des d'outils de synchronisation permettant d'harmoniser les activités du processeur avec celles des périphériques qu'il pilote sont nécessaires : il ne faut, par exemple, envoyer des caractères vers une imprimante que si celle-ci est prête à imprimer et attendre dans le cas contraire. Dans nos ordinateurs les unités d'échanges ne communiquent pas directement avec le bus interne du processeur mais au travers de bus, dits bus d'extension. Il existe une assez grande variété de ces bus d'extension (ISA, USB, FireWire, Fiberchanel, PCI...) qui satisfont des fonctionnalités diverses et plus ou moins générales. Nous reviendrons plus en détail sur cette question dans le chapitre traitant des questions de communication;

- elle est en communication avec les périphériques et à ce titre doit être capable de les piloter.

### 1.6 **CONCLUSION**

Dans ce chapitre nous avons fait le tour de toutes les étapes importantes nécessaires à la résolution d'un problème avec un ordinateur. La figure 1.12 résume ces différentes étapes.



Figure 1.12 Principales étapes de la résolution d'un problème avec l'ordinateur.









Nous voyons qu'une des étapes consiste à exprimer l'algorithme avec un langage de haut niveau. En fait il existe plusieurs niveaux de langage de programmation :

- les langages de haut niveau (C, C++, ADA, JAVA, COBOL, PASCAL, PYTHON...)
  ne sont pas directement exécutables par le processeur cible que nous utilisons :
  l'ordinateur. Il faut donc « traduire » les programmes exprimés dans ces langages
  afin d'obtenir le programme machine exécutable par le processeur cible. C'est
  l'objet de la compilation et/ou de l'interprétation. Les compilateurs (interpréteurs) sont des programmes (du Système d'Exploitation : SE) qui ont la connaissance de la syntaxe des langages de haut niveau et qui connaissent le langage
  machine de la machine cible. Ces langages sont nécessaires car on ne sait pas
  traduire directement le langage naturel en langage machine alors que l'on sait
  construire des traducteurs pour ces langages de haut niveau;
- les langages de bas niveaux sont des langages directement exécutables par un microprocesseur. Ce sont les langages machines. Ils se présentent sous deux formes :
  - les langages machine codés binaires. Ce sont les seuls réellement exécutables par le processeur. Codés sous forme binaire ils sont difficiles à manipuler;
  - les langages d'assemblage. Ce sont des langages machines symboliques au sens où les codes opération et les champs opérande d'une instruction sont exprimés à l'aide de symboles.

Par exemple dans la petite machine qui nous a servis d'exemple, 00010010 est une instruction machine demandant de charger le contenu de l'adresse mémoire 0010 dans le registre accumulateur A du microprocesseur. Il existe dans le langage d'assemblage de cette machine une instruction qui a la forme « Load X » où Load exprime à l'aide de symboles alphanumériques le code opération codé binaire 0001 et X exprime symboliquement l'adresse mémoire de la donnée X. Ce type de langage est beaucoup plus simple à utiliser que le langage machine codé binaire. Bien sûr un programme écrit en langage d'assemblage n'est pas directement exécutable par le microprocesseur. Cependant la traduction, langage d'assemblage, langage machine pur, est simple car à chaque instruction du langage machine correspond une instruction du langage d'assemblage. Le traducteur de tels langages s'appelle l'assembleur. Une programmation dans ce type de langage est possible mais de moins en moins fréquente. Elle se justifie encore lorsque l'on recherche une grande efficacité, par exemple, dans la programmation des jeux vidéos ou des interfaces graphiques.

Le traducteur (compilateur/interpréteur) place le résultat de sa traduction (programme machine) sur le disque magnétique. Le programme machine doit être chargé en mémoire centrale pour être exécuté par le microprocesseur. C'est un programme du système d'exploitation, *le chargeur*, qui réalise ce chargement en mémoire. Le chargeur connaît l'adresse de la première instruction du programme machine, il peut ainsi initialiser le compteur ordinal pour lancer l'exécution. À partir de ce moment les instructions, une à une, sont prises en charge par le microprocesseur qui les exécute.

La première partie de cet ouvrage est consacrée au passage du problème au programme machine; elle présente en détail le fonctionnement du compilateur et des autres outils permettant de construire un programme machine. Elle approfondit





